一些标准的高级接口如DDR3、DDR4、PCI Express、USB3.0的应用越来越广泛,一系列相关的电气规则约束就要添加到PCB设计中。
Allegro PCB Designer通过”High-Speed”模块选项,可以快速、简单的添加一些高级接口的约束。它提供了大量的电气规则来确保PCB设计满足这些高级接口的规范。此外,还允许用户进行高速规则的扩展。
High Speed模块允许用户针对信号的拓扑来建立设计。信号的拓扑包含一些布线参数和规则,比如靠近驱动或者接收器来放置一个信号的末端电阻。如果信号的拓扑和相关的拓扑的规则不确定,规则-驱动的PCB设计系统通过规则管理器提供反馈,以便尽可能快的确保问题的解决。
High-Speed选项还支持检查信传输过程中过孔、连接器、引脚和IC 封装内部die2die内部传输时的匹配长度或者延时情况。它包含识别一段穿过挖空区域的走线(避免因回流路径引起设计迭代),支持背钻(去除孔中的多余部分,减小天线效应),通过HighSpeed设计设计环境,至少可以将关键信号时序设计的效率提高60%-70%。
Accelerated Timing Closure
随着信号速率的增加和电源电压的降低,像DDR3,DDR4,PCIe, SATA等,PCB设计人员必须花费更多的时间来确保接口信号满足时序要求。随着PCB上器件密度的增加,努力减小时序要求误差,来确保所有信号满足时序要求,PCB设计人员需要新工具来满足日益复杂的挑战。